Skip to content

Схема подключения к155ие6

Скачать схема подключения к155ие6 EPUB

КИЕ6 Функциональная схема. Микросхема КИЕ6 представляет собой двоично-десятичный четырехразрядный синхронный счетчик. Схема КИЕ6 к155ие6 собой синхронный 4-разрядный реверсивный подключения счетчик.

Счётчик на JK-триггерах (микросхема КИЕ6). 2 приведена схема счетчика-делителя частоты с произвольным коэффициентом деления на микросхемах КИЕ6 (КИЕ7).

Микросхема КИЕ6 представляет собой двоично-десятичный четырехразрядный синхронный счетчик. Положительный импульс по входу R устаналивает счетчик в нулевое состояние.

Для предварительной установки счетчика в определенное состояние необходимо на его информационные входы подать соответствующие уровни, а на вход стробирования предварительной записи подать отрицательный импульс.  При заполнении счетчика выходы устанавливаются в состояние высокого уровня, а на выходе прямого переноса появится отрицательный импульс переноса в старший разряд. Аналогично счетчик работает в режиме обратного счета. Условное обозначение м/с КИЕ6: Назначение выводов КИЕ6: D2.

Микросхемы ИЕ2, КИЕ4 и ИЕ5 (рис. 25) содержат по четыре счетных триггера. В каждой микросхеме один из триггеров имеет отдельный вход С1 и прямой выход, три оставшихся триггера соединены между собой так, что образуют делитель на 8 в микросхеме ИЕ5, на 6 в КИЕ4 и на 5 в ИЕ2.

При соединении выхода первого триггера с входом С2 цепочки из трех триггеров образуются соответственно делители на 16, 12 и Делители на 10 и 16 работают в коде , делитель на 12 - в коде   Рассмотрим для примера работу микросхемы ИЕ6 В отличие от рассмотренных ранее счетчиков, эта микросхема имеет большее число.

Таблица 4. К. КИЕ2. КИЕ4. КИЕ5. Вход. Вых. Схема такого счетчика на разрядов приведена на рисунке 1. Перед началом счета импульсом начальной установки в нулевой разряд счетчика (Q0) записывается логическая 1, в остальные разряды - логические 0. С началом счета каждый из приходящих счётных импульсов Т перезаписывает 1 в следующий триггер и число поступивших импульсов определяется по номеру выхода, на котором имеется 1. Предпоследний (N-1) импульс переведет в единичное состояние.  Кроме рассмотренных суммирующих широко применяют реверсивные счетчики на микросхемах КИЕ6.

Идеально для этих целей подходит микросхема КИЕ4, которая содержит счетчик на 2 и счетчик на 6. Но если такой микросхемы под рукой не оказалось, можно обойтись и более распространенным счетчиком КИЕ2. Он тоже имеет в своем составе два делителя – один на 2, второй на 5. Для организации счетчика-делителя на 6 понадобится всего лишь два дополнительных логических элемента 2И-НЕ, включенные по предложенной на рисунке 1 схеме.  Аналогично можно выти из положения, когда в вашем распоряжении есть счетчик КИЕ4 (на 6 и 2), но нужен на Если цепи сброса не нужны, то дополнительных узлов вообще не понадобится: Рисунок 2.

Счетчик-делитель на 10 без цепей сброса на КИЕ4. Исследование работы микросхемы КИЕ6 проводится с помощью учебного макета, соединенного с блоком коммутации многофункционального устройства сбора данных NI PCI , рисунок 5. Описание этого контроллера приведено в приложении 1. Рис.5 Внешний вид учебного комплекса, где: 1 –учебный стенд, 2 – блок коммутации NI PCI , 3 - блок питания, 4 – микросхема, 5 – соединительная колодка, 6 – индикатор питания, 7 – индикатор тестера, 8 - соединительные провода.  Их классификация и обозначение на схемах.

2. Микросхема КИЕ6. Параметры, схема, цоколевка. 3. Суммирования и вычитания без предустановки. КИЕ6. Назначение, параметры, аналоги. Категория. Микросхемы отечественные. Микросхема КИЕ6 (КМИЕ6) представляет собой двоично-десятичный реверсивный счетчик. Содержит интегральных элементов. Корпус КИЕ6 типа , КМИД6 типа , внешний вид корпусов показан на рисунке. КИЕ6. КМИЕ6.

Обозначение на схеме. Назначение выводов. 1 - вход информационный D2; 2 - выход второго разряда Q2; 3 - выход первого разряда Q1; 4 - вход "обратный счет"; 5 - вход "прямой счет"; 6 - выход третьего разряда Q3; 7 - выход четвертого разряда Q4; 8 - общий; 9 - в. Микросхемы КИЕ6 и КИЕ7-четырехразрядные реверсивные счетчики, аналогичные по структуре.

Счетчик ИЕ6 (рис. , а) двоично-десятичный, а счетчик ИЕ7 (рис. , б) - двоичный.  Такие многокаскадные соединения счетчиков ИЕ6 и ИЕ7 не полностью синхронные, поскольку на последующую микросхему тактовый импульс передается с двойной задержкой переключения. Если на вход разрешения параллельной загрузки РЕ (вывод 11) подать напряжение низкого уровня, то код, зафиксированный ранее на параллельных входах DO-D3 (выводы 15, 1, 10 и 9), загружается в счетчик и появляется на его выходах QO-Q3 (выводы 3, 2, 6 и 7) независимо от сигналов на тактовых входах.

В микросхемах КИЕ6, КМИЕ6 () и КИЕ7, КМИЕ7 () счетчики основаны на четырех двухступенчатых триггерах "мастер-помощник". Десятичный счётчик отличается от двоичного внутренней логикой, управляющей триггерами.

Счетчики можно переводить в режимы сброса, параллельной загрузки, а также синхронного счета на увеличение и уменьшение.

PDF, PDF, fb2, djvu